当前位置:主页 > 科技论文 > 电子信息论文 >

静电放电对PCB轨线耦合的实验及仿真研究

发布时间:2025-05-28 03:16
   印刷电路板(printed circuit board,PCB)易受到静电放电的危害,继而影响电子产品的正常使用。为了获得PCB的静电放电能量耦合规律,对简化的PCB进行静电放电测试。通过对PCB轨线上的耦合电压的测量,研究了放电位置、轨线特性及放电电压对静电放电电磁场耦合的影响。测试结果表明,放电位置、轨线宽度、长度和端接电阻会影响耦合电压的大小和变化趋势,放电电压和耦合电压呈现良好的线性关系。同时,根据在电磁仿真软件(compilation simulation technology microwave studio,CST-MWS)中建立的全波模型,从仿真的角度进一步论证了测试结果。研究结果对PCB电磁兼容设计具有一定指导意义。

【文章页数】:9 页

【文章目录】:
0 引 言
1 实验方法
    1.1 待测PCB
    1.2 测试方法
2 测试结果及分析
    2.1 放电位置及轨线特性对耦合电压的影响
        1)末端放电点
        2)侧端放电点
        3)耦合电压波形比较
    2.2 放电电压对耦合电压的影响
    2.3 对耦合电压的分析
3 ESD模拟器仿真及结果比较
    3.1 ESD模拟器全波模型的建立
    3.2 仿真结果及比较
4 结 论



本文编号:4047992

资料下载
论文发表

本文链接:https://www.wllwen.com/kejilunwen/dianzigongchenglunwen/4047992.html


Copyright(c)文论论文网All Rights Reserved | 网站地图 |

版权申明:资料由用户2ef89***提供,本站仅收录摘要或目录,作者需要删除请E-mail邮箱bigeng88@qq.com